课程介绍
芯片可靠性是备受关注的领域,例如汽车电子、医疗电子、通讯等领域的产品,可靠性和性能是进入关键领域的门槛,是维持安全有效运行的关键要素。用传统的DRC、LVS、ERC工具来做可靠性检查存在诸多短板,这极大影响着广泛的集成电路设计。
Calibre® PERC™ software是西门子EDA专注于芯片可靠性(Reliability)验证的解决方案,致力于更高级的电路验证需求,如ESD、EOS、跨电源域的信号线,更复杂的ERC和其他一些可靠性方面的要求等。
基于业界需求,西门子EDA计划于2023年4月17-18日,在西安高新区举办为期两天的芯片可靠性验证研讨班,您可从中了解Calibre PERC所涉猎的领域,包括ESD, Advanced ERC, Multiple Power Domains, Layout Point-to-Point Resistance, Layout Current Density. 学会如何使用Calibre PERC,如何编写简单的Topology Check。
我们也准备了一些详细实例以便学员深入理解Calibre PERC的概念。研讨内容无论对于企业用户深度发掘Calibre PERC价值并获取商业回报,还是对于个人价值提升都大有裨益。
内容亮点
- 创建Calibre PERC control files
- 用命令行和图形界面的形式来启动Calibre PERC
- 在Calibre RVE里打开PERC的结果
- 使用RVE在网表、原理图和版图里高亮显示PERC的结果
- 编写简单的PERC rule来进行电路分析(topo)
- 分析PERC rule文件
适合的听众
- Calibre PERC使用者
- 略懂ESD/EOS 的工程师或懂TCL language及有编写PERC rule需求的使用者。
背景知识要求
- 熟悉IC设计并且懂得ESD静电放电设计概念;
- 对SPICE网表格式有一定的了解。
- 熟悉TCL language
注册说明
- 本研讨班无需学费,食宿自理,研讨班地址确认函中告知。
- 因人数有限,注册成功不意味参与确认,一切以西门子确认回复为准。
- 请填写有效的电话和公司邮箱,便于接收确认函。
- 有任何疑问请咨询:张凌云
邮箱: lingyun.zhang@siemens.com
立即扫码报名
来源:西门子EDA